Передатчик сигналов
развернуть ▼ свернуть ▲

Технические характеристики

показать свернуть
Корпус SO-8 SOIC8
Кол-во узлов
Диапазон напряжений питания
Номинальное напряжение питания
Задержка прохождения сигнала вход-выход
Входной гистерезис
Рабочая температура
Нашли ошибку? Выделите её курсором и нажмите CTRL + ENTER

Аналоги 2

показать свернуть
Тип Наименование Корпус Упаковка i Тип Узлов Функция U пит Uпит(ном) Задержка Гистерезис Iвых Iвх Особенности Примечание T раб Карточка
P= MC100EPT26DR2G (ONS) SO-8 SOIC8 Преобразователь логического уровня - [SOIC-8-3.9]; Линий: 1; Каналов: 1; В канале: 1; В...

Файлы 1

показать свернуть
MC100EPT26 3.3V 1:2 Fanout Differential LVPECL/LVDS to LVTTL Translator Description The MC100EPT26 is a 1:2 Fanout Differential LVPECL/LVDS to LVTTL translator. Because LVPECL (Positive ECL) or LVDS levels are used only +3.3 V and ground are required. The small outline 8−lead package and the 1:2 fanout design of the EPT26 makes it ideal for applications which require the low skew duplication of a signal in a tightly packed PC board. The VBB output allows the EPT26 to be used in a single−ended input mode. In this mode the VBB output is tied to the D0 input for a non−inverting buffer or the D0 input for an inverting buffer. If used, the VBB pin should be bypassed to ground with > 0.01 mF capacitor. For a single−ended direct connection, use an external voltage reference source such as a resistor divider. Do not use VBB for a single−ended direct connection or port to another device. MARKING DIAGRAMS* 8 SO−8 D SUFFIX CASE 751 8 1 KPT26 ALYW G 1 8 TSSOP−8 DT SUFFIX CASE 948R 8 1 Features • • • • • • • • 1.4 ns Typical Propagation Delay Maximum Frequency > 275 MHz Typical DFN8 MN SUFFIX CASE 506AA The 100 Series Contains Temperature Compensation Operating Range: VCC = 3.0 V to 3.6 V with GND = 0 V 1 1 4 KA26 ALYWG G 3W MG G 24 mA TTL outputs A L Y W M G Q Outputs Will Default LOW with Inputs Open or at VEE VBB Output Pb−Free Packages are Available = Assembly Location = Wafer Lot = Year = Work Week = Date Code = Pb−Free Package (Note: Microdot may be in either location) *For additional marking information, refer to Application Note AND8002/D. ORDERING INFORMATION See detailed ordering and shipping information in the package dimensions section on page 5 of this data sheet. © Semiconductor Components Industries, LLC, 2009 December, 2009 − Rev. 16 1 Publication Order Number: MC100EPT26/D PDF
Документация на серию MC100EPT26 

MC100EPT26 - Fanout LVPECL/LVDS to LVTTL Translator The MC100EPT26 is a 1:2 Fanout Differential LVPECL/LVDS to

Дата модификации: 17.12.2009

Размер: 157.4 Кб

9 стр.

    Внимание! Точность указанного на сайте описания товара не может быть гарантирована. Для получения более полной и точной информации о товаре смотрите техническое описание (Datasheet) на сайте производителя.