MC100LVELT23DG

TRANSLATOR DUAL LVPECL- LVTTL, SMD; Logic IC Function:Dual Differential LVPECL/LVDS to LVTTL Translator; Logic IC Family:100LVELT; Logic IC Base Number:100ELT23; Channels, No. of:2; Time, Rise:600ps; Time, Fall:600ps; Current, Supply:26mA; Voltage, Supply Min:3V; Voltage, Supply Max:3.8V; Case Style:SOIC; Temperature, Operating Range:-40°C to +85°C; Base Number:10023; Pins, No. of:8; Termination Type:SMD
развернуть ▼ свернуть ▲
 

Технические характеристики

показать свернуть
Корпус SO-8 SOIC8
Кол-во узлов
Диапазон напряжений питания
Номинальное напряжение питания
Задержка прохождения сигнала вход-выход
Входной гистерезис
Особенности
Примечание
Рабочая температура
Нашли ошибку? Выделите её курсором и нажмите CTRL + ENTER

Аналоги 3

показать свернуть
Тип Наименование Корпус Упаковка i Тип Узлов Функция U пит Uпит(ном) Задержка Гистерезис Iвых Iвх Особенности Примечание T раб Карточка
товара
P= MC100LVELT23DR2G (ONS) SO-8 SOIC8 Преобразователь логического уровня - [SOIC-8-3.9]; Линий: 2; Каналов: 2; В канале: 1; В... IC XLATOR DUAL DIFF 3.3V 8-SOIC
P= SN65LVELT23D (TI) SO-8 SOIC8 в линейках 75 шт Преобразователь логического уровня - [SOIC-8-3.9]; Линий: 2; Каналов: 2; В канале: 1; В... IC XLATR LVPECL DIFF LVTTL 8SOIC
P= SN65LVELT23DR (TI) SO-8 SOIC8 2500 шт Преобразователь логического уровня - [SOIC-8-3.9]; Линий: 2; Каналов: 2; В канале: 1; В... IC XLATR LVPECL DIFF LVTTL 8SOIC

Файлы 1

показать свернуть
MC100LVELT23 3.3 V Dual Differential LVPECL/LVDS to LVTTL Translator Description The MC100LVELT23 is a dual differential LVPECL/LVDS to LVTTL translator. Because LVPECL (Positive ECL) or LVDS levels are used only +3.3 V and ground are required. The small outline 8-lead package and the dual gate design of the LVELT23 makes it ideal for applications which require the translation of a clock and a data signal. The LVELT23 is available in only the ECL 100K standard. Since there are no LVPECL outputs or an external VBB reference, the LVELT23 does not require both ECL standard versions. The LVPECL inputs are differential. Therefore, the MC100LVELT23 can accept any standard differential LVPECL input referenced from a VCC of +3.3 V. Features • • • • MARKING DIAGRAMS* 8 8 1 SOIC−8 D SUFFIX CASE 751 1 8 8 2.0 ns Typical Propagation Delay Maximum Frequency > 180 MHz Differential LVPECL Inputs PECL Mode Operating Range:VCC = 3.0 V to 3.8 V with GND = 0 V 24 mA LVTTL Outputs Flow Through Pinouts Internal Pulldown and Pullup Resistors Pb−Free Packages are Available KVT23 ALYW G 1 TSSOP−8 DT SUFFIX CASE 948R 1 KR23 ALYWG G 4J M G G • • • • http://onsemi.com 1 1 4 DFN8 MN SUFFIX CASE 506AA A L Y W M G = Assembly Location = Wafer Lot = Year = Work Week = Date Code = Pb−Free Package (Note: Microdot may be in either location) *For additional marking information, refer to Application Note AND8002/D. ORDERING INFORMATION See detailed ordering and shipping information in the package dimensions section on page 5 of this data sheet. © Semiconductor Components Industries, LLC, 2010 August, 2010 − Rev. 18 1 Publication Order Number: MC100LVELT23/D PDF
Документация на серию MC100LVELT23 

mc100lvelt23 - 3.3 V Dual Differential LVPECL/LVDS to LVTTL Translator The MC100LVELT23 is a dual differential LVPECL/LVDS to

Дата модификации: 02.08.2010

Размер: 127.2 Кб

8 стр.

    Внимание! Точность указанного на сайте описания товара не может быть гарантирована. Для получения более полной и точной информации о товаре смотрите техническое описание (Datasheet) на сайте производителя.